Evolución de la Arquitectura de la Computadoras

  • Diseño de un sumador binario

    Diseño de un sumador binario

    Implementación de un sumador de 4 bits usando compuertas lógicas o CI (ej. 74283), mostrando acarreo de entrada y salida.
  • Simulación del ciclo de instrucción

    Simulación del ciclo de instrucción

    Proyecto que muestra las etapas: fetch, decode, execute en una arquitectura simple.
  • Sumador–restador binario

    Sumador–restador binario

    Circuito que realiza suma y resta usando complemento a 2, controlado por una señal de selección.
  • Diseño de una ALU básica

    Diseño de una ALU básica

    Construcción de una Unidad Aritmético-Lógica que realice operaciones como suma, resta, AND, OR y XOR.
  • Contador binario síncrono

    Contador binario síncrono

    Proyecto que implementa un contador ascendente o descendente usando flip-flops.
  • Registro de desplazamiento

    Registro de desplazamiento

    Diseño de un registro que permita desplazamientos a la izquierda y derecha (shift register).
  • Multiplexor y demultiplexor

    Multiplexor y demultiplexor

    Diseño y prueba de multiplexores para selección de datos en sistemas digitales.
  • Memoria RAM básica simulada

    Memoria RAM básica simulada

    Simulación del funcionamiento de una memoria RAM usando compuertas lógicas o software de simulación.
  • Diseño del datapath de una CPU simple

    Diseño del datapath de una CPU simple

    Representación del camino de datos de una CPU básica (registros, ALU, buses).
  • Decodificador binario a display de 7 segmentos

    Decodificador binario a display de 7 segmentos

    Conversión de números binarios a visualización decimal mediante displays de 7 segmentos.